English   español  

Navegación por Autor Ginés, Antonio J.

Ir a: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
O introducir las primeras letras:  
Mostrando resultados 1 a 20 de 30  Siguiente >
DerechosPreviewFecha Public.TítuloAutor(es)Tipo
closedAccessaccesoRestringido.pdf.jpg2008A 1.2V 5.14mW quadrature frequency synthesizer in 90nm CMOS technology for 2.4GHz ZigBee applicationsGinés, Antonio J. CSIC ORCID; Doldán, R. CSIC; Villegas, A.; Acosta, Antonio J. CSIC ORCID; Jalón, M. A. CSIC; Vázquez, Diego CSIC ORCID; Rueda, Adoración CSIC ORCID; Peralías, E. CSIC ORCID comunicación de congreso
openAccessA 2.5MHz.pdf.jpg2008A 2.5MHz bandpass active complex filter With 2.4MHz bandwidth for wireless communicationsVillegas, A.; Bianca, R.; Ginés, Antonio J. CSIC ORCID; Doldán, R. CSIC; Jalón, M. A. CSIC; Acosta, Antonio J. CSIC ORCID; Peralías, E. CSIC ORCID ; Vázquez, Diego CSIC ORCID; Rueda, Adoración CSIC ORCIDcomunicación de congreso
openAccessA 5 GHz LC.pdf.jpg2010A 5 GHz LC-VCO with active common mode feedback circuit in sub-micrometer CMOS technologyDoldán, R. CSIC; Ginés, Antonio J. CSIC ORCID; Rueda, Adoración CSIC ORCID; Peralías, E. CSIC ORCID comunicación de congreso
closedAccessaccesoRestringido.pdf.jpg2022A methodology for defect detection in analog circuits based on causal feature selectionLeger, Gildas CSIC ORCID ; Ginés, Antonio J. CSIC ORCID; Gutiérrez, Valentín CSIC ORCID; Barragán, Manuel J. CSIC ORCIDcomunicación de congreso
openAccessWO2010130866A1.pdf.jpg18-nov-2010Adaptive method for concurrent digital calibration of the offset in comparators in analog-to-digital converters (adcs)Ginés, Antonio J. CSIC ORCID; Peralías, E. CSIC ORCID ; Rueda, Adoración CSIC ORCIDsolicitud de patente
openAccessWO2010130865A1.pdf.jpg18-nov-2010Adaptive method for estimating the inl in analog-to-digital converters (adcs)Ginés, Antonio J. CSIC ORCID; Peralías, E. CSIC ORCID ; Rueda, Adoración CSIC ORCIDsolicitud de patente
closedAccessaccesoRestringido.pdf.jpg2010An adaptive BIST for INL estimation of ADCs without histogram evaluationGinés, Antonio J. CSIC ORCID; Peralías, E. CSIC ORCID ; Rueda, Adoración CSIC ORCIDcomunicación de congreso
openAccessLC-VCOs.pdf.jpg2012Analysis of steady-state common-mode response in differential LC-VCOsDoldán, R. CSIC; Ginés, Antonio J. CSIC ORCID; Peralías, E. CSIC ORCID ; Rueda, Adoración CSIC ORCIDcomunicación de congreso
openAccess2013_VLSI_OFFSET_CALIBRATION_BRIEF.pdf.jpg2015Background Digital Calibration of Comparator Offsets in Pipeline ADCsGinés, Antonio J. CSIC ORCID; Peralías, E. CSIC ORCID ; Rueda, Adoración CSIC ORCIDartículo
closedAccessaccesoRestringido.pdf.jpg24-feb-2017Black-box calibration for ADCs with hard nonlinear errors using a novel INL-based additive code: a pipeline ADC case studyGinés, Antonio J. CSIC ORCID; Peralías, E. CSIC ORCID ; Rueda, Adoración CSIC ORCIDartículo
closedAccessaccesoRestringido.pdf.jpgfeb-2011Blind adaptive estimation of integral nonlinear errors in ADCs using arbitrary input stimulusGinés, Antonio J. CSIC ORCID; Peralías, E. CSIC ORCID ; Rueda, Adoración CSIC ORCIDartículo
openAccessICECS_ID_2271_GINES.pdf.jpg2015Closed-loop Simulation Method for Evaluation of Static Offset in Discrete-Time ComparatorsGinés, Antonio J. CSIC ORCID; Peralías, E. CSIC ORCID ; Leger, Gildas CSIC ORCID ; Rueda, Adoración CSIC ORCIDartículo
openAccessreadme.pdf.jpg2019Defect filter construction [Dataset]Leger, Gildas CSIC ORCID ; Ginés, Antonio J. CSIC ORCID; Gutiérrez, Valentín CSIC ORCID; Barragán, Manuel J. CSIC ORCIDdataset
openAccessAICSP_nunez_gines_peralias_rueda.pdf.jpg2016Design methodology for low-jitter differential clock recovery circuits in high performance ADCsNúñez, Juan CSIC ORCID ; Ginés, Antonio J. CSIC ORCID; Peralías, E. CSIC ORCID ; Rueda, Adoración CSIC ORCIDartículo
openAccessesa16badc.jpg.jpg2016esa16badcGinés, Antonio J. CSIC ORCID; Mora-Gutiérrez, J. M. CSIC ORCID; Núñez, Juan CSIC ORCID ; Ragel-Morales, A. CSIC ORCID; Sordo-Ibáñez, Samuel CSIC; Carranza-González, S.; Ceballos-Cáceres, J. CSIC ORCID; Peralías, E. CSIC ORCID topografía de productos semiconductores
closedAccessaccesoRestringido.pdf.jpg14-jul-2017Fast background calibration of sampling tming skew in SHA-less pipeline ADCsGinés, Antonio J. CSIC ORCID; Peralías, E. CSIC ORCID ; Rueda, Adoración CSIC ORCIDartículo
closedAccessaccesoRestringido.pdf.jpg2013Inductor characterization in RF LC-VCOsDoldán, R. CSIC; Ginés, Antonio J. CSIC ORCIDcomunicación de congreso
closedAccessaccesoRestringido.pdf.jpg2013Mixed-Signal Techniques for Robust Auto-Tuning of Split-Tuned PLL Frequency SynthesizersAledo, C. CSIC; Ginés, Antonio J. CSIC ORCID; Peralías, E. CSIC ORCID ; Rueda, Adoración CSIC ORCIDcomunicación de congreso
closedAccessaccesoRestringido.pdf.jpg2008New swapping technique for background calibration of capacitor mismatch and amplifier finite DC-gain in pipeline ADCsGinés, Antonio J. CSIC ORCID; Peralías, E. CSIC ORCID ; Rueda, Adoración CSIC ORCIDartículo
closedAccessaccesoRestringido.pdf.jpg2005Noisy signal based background technique for gain error correction in pipeline ADCsGinés, Antonio J. CSIC ORCID; Peralías, E. CSIC ORCID ; Rueda, Adoración CSIC ORCIDartículo