English   español  

Navegación por Autor rp14904

Ir a: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
O introducir las primeras letras:  
Mostrando resultados 1 a 20 de 92  Siguiente >
DerechosPreviewFecha Public.TítuloAutor(es)Tipo
openAccessASPCCS06.pdf.jpg2006A 12-bit CMOS Current Steering D/A Converter for Embedded SystemsRuiz Amaya, Jesús CSIC; Delgado-Restituto, Manuel CSIC ORCID; Fernández-Bootello, Juan Francisco CSIC; Brandano, Davide CSIC; Castro-López, R. CSIC ORCID ; Rosa, José M. de la CSIC ORCIDartículo
closedAccessaccesoRestringido.pdf.jpgmay-2010A 0.13 μm CMOS adaptive sigma–delta modulator for triple-mode GSM/Bluetooth/UMTS applicationsMorgado, Alonso CSIC ORCID; Río, Rocío del CSIC ORCID; Rosa, José M. de la CSIC ORCID; Castro-López, R. CSIC ORCID ; Pérez-Verdú, Belén CSICartículo
closedAccessaccesoRestringido.pdf.jpg2010A bottom-up approach to the systematic design of LNAs using evolutionary optimizationSánchez-López, Carlos CSIC; Castro-López, R. CSIC ORCID ; Roca, Elisenda CSIC ORCID ; Fernández, Francisco V. CSIC ORCID; González-Echevarría, R. CSIC; Esteban-Muller, J. CSIC; López-Villegas, J.M.; Sieiro, J.; Vidal, Neuscomunicación de congreso
openAccessFinalVersion_Submitted_VLSI2018.pdf.jpgago-2018A comparison of automated RF circuit design methodologies: online vs. offline passive component designPassos, Fábio CSIC ORCID; Roca, Elisenda CSIC ORCID ; Castro-López, R. CSIC ORCID ; Fernández, Francisco V. CSIC ORCIDartículo
openAccessMEE_DIGITAL_CSIC.pdf.jpg2019A detailed study of the gate/drain voltage dependence of RTN in bulk pMOS transistorsSaraza-Canflanca, P. CSIC ORCID; Martín-Martínez, Javier; Castro-López, R. CSIC ORCID ; Roca, Elisenda CSIC ORCID ; Rodríguez, R.; Nafría, Montserrat; Fernández, Francisco V. CSIC ORCIDartículo
openAccess31-jul-2023A detailed, cell-by-cell look into the effects of aging on an SRAM PUF using a specialized test arraySantana-Andreo, A. CSIC ORCID; Saraza-Canflanca, P. CSIC ORCID; Carrasco-Lopez, H.; Castro-López, R. CSIC ORCID ; Roca, Elisenda CSIC ORCID ; Fernández, Francisco V. CSIC ORCIDcomunicación de congreso
embargoedAccessManuscript_SRAM-based_PUF.pdf.jpgjul-2022A DRV-based bit selection method for SRAM PUF key generation and its impact on ECCsSantana-Andreo, A. CSIC ORCID; Saraza-Canflanca, P. CSIC ORCID; Carrasco-López, H. CSIC; Brox, Piedad CSIC ORCID ; Castro-López, R. CSIC ORCID ; Roca, Elisenda CSIC ORCID ; Fernández, Francisco V. CSIC ORCIDartículo
closedAccessaccesoRestringido.pdf.jpg2012A fully automated design flow for planar inductorsGonzález-Echevarría, R. CSIC; Castro-López, R. CSIC ORCID ; Fernández, Francisco V. CSIC ORCID; López-Villegas, J.M.; Sieiro, J.comunicación de congreso
closedAccessaccesoRestringido.pdf.jpg2009A memetic approach to the automatic design of high-performance analog integrated circuitsLiu, Bo; Fernández, Francisco V. CSIC ORCID; Gielen, Georges; Castro-López, R. CSIC ORCID ; Roca, Elisenda CSIC ORCID artículo
openAccess08599047.pdf.jpg2020A Multilevel Bottom-up Optimization Methodology for the Automated Synthesis of RF SystemsPassos, Fábio CSIC ORCID; Roca, Elisenda CSIC ORCID ; Sieiro, Javier; Fiorelli, Rafaella CSIC ORCID; Castro-López, R. CSIC ORCID ; López-Villegas, J.M.; Fernández, Francisco V. CSIC ORCIDartículo
openAccess22-may-2019A New Time Efficient Methodology for the Massive Characterization of RTN in CMOS DevicesPedreira, G.; Martin-Martinez, J.; Diaz-Fortuny, J.; Saraza-Canflanca, P. CSIC ORCID; Rodriguez, R.; Castro-López, R. CSIC ORCID ; Roca, E.; Fernandez, F. V.; Nafria, M.comunicación de congreso
openAccessRTN-PUF_cameraReady_ISCAS2022_final.pdf.jpg11-nov-2022A novel Physical Unclonable Function using RTNCamacho-Ruiz, Eros CSIC ORCID; Castro-López, R. CSIC ORCID ; Roca, Elisenda CSIC ORCID ; Brox, Piedad CSIC ORCID ; Fernández, Francisco V. CSIC ORCIDcomunicación de congreso
openAccessA Pareto-Based.pdf.jpg2010A pareto-based systematic design technique for reconfigurable analog circuits using an evolutionary optimization algorithmVelasco-Jiménez, Manuel CSIC; Castro-López, R. CSIC ORCID ; Roca, E.; Fernández, Francisco V. CSIC ORCIDcomunicación de congreso
openAccess31-jul-2023A Peak Detect & Hold circuit to measure and exploit RTN in a 65-nm CMOS PUFRubio-Barbero, Francisco J.; Camacho-Ruiz, Eros CSIC ORCID; Castro-López, R. CSIC ORCID ; Roca, Elisenda CSIC ORCID ; Fernández, Francisco V. CSIC ORCIDcomunicación de congreso
openAccessArticle_VLSI_1672_Complete.pdf.jpg2020A Robust and Automated Methodology for the Analysis of Time-Dependent Variability at Transistor LevelSaraza-Canflanca, P. CSIC ORCID; Díaz-Fortuny, J.; Castro-López, R. CSIC ORCID ; Roca, Elisenda CSIC ORCID ; Martín-Martínez, Javier; Rodríguez, R.; Nafría, Montserrat; Fernández, Francisco V. CSIC ORCIDartículo
closedAccessaccesoRestringido.pdf.jpg2017A size-adaptive time-step algorithm for accurate simulation of aging in analog ICsMartín-Lloret, P. CSIC; Toro-Frias, A. CSIC; Martín-Martínez, Javier; Castro-López, R. CSIC ORCID ; Roca, Elisenda CSIC ORCID ; Rodríguez, R.; Nafría, Montserrat; Fernández, Francisco V. CSIC ORCIDcomunicación de congreso
openAccessSSE_2019.pdf.jpg2019A smart noise- and RTN-removal method for parameter extraction of CMOS aging compact modelsDíaz-Fortuny, Javier; Martín-Martínez, Javier; Rodriguez, Rosana; Castro-López, R. CSIC ORCID ; Roca, Elisenda CSIC ORCID ; Fernández, Francisco V. CSIC ORCID; Nafría, Montserratartículo
openAccessFull_manuscript_v3_ENVIADO.pdf.jpg2-may-2022A Smart SRAM-Cell Array for the Experimental Study of Variability Phenomena in CMOS TechnologiesSaraza-Canflanca, P. CSIC ORCID; Carrasco-López, H. CSIC; Santana-Andreo, A. CSIC ORCID; Díaz-Fortuny, Javier; Castro-López, R. CSIC ORCID ; Roca, Elisenda CSIC ORCID ; Fernández, Francisco V. CSIC ORCIDcomunicación de congreso
openAccessSMACD2022_NEWMCFvcamera_ready_DIGITAL_CSIC.pdf.jpg11-jul-2022A systematic approach to RTN parameter fitting based on the Maximum Current FluctuationSaraza-Canflanca, P. CSIC ORCID; Martín-Martínez, Javier; Roca, Elisenda CSIC ORCID ; Castro-López, R. CSIC ORCID ; Rodríguez, Rosana; Nafría, Montserrat; Fernández, Francisco V. CSIC ORCIDcomunicación de congreso
openAccess31-jul-2023A Test Module for Aging Characterization of Digital CircuitsGata-Romero, José M.; Santana-Andreo, A. CSIC ORCID; Roca, Elisenda CSIC ORCID ; Castro-López, R. CSIC ORCID ; Fernández, Francisco V. CSIC ORCIDcomunicación de congreso