Por favor, use este identificador para citar o enlazar a este item:
http://hdl.handle.net/10261/195182
COMPARTIR / EXPORTAR:
SHARE BASE | |
Visualizar otros formatos: MARC | Dublin Core | RDF | ORE | MODS | METS | DIDL | DATACITE | |
Título: | Modificación automática de arquitecturas de módulos hardware de procesado de imágenes |
Otros títulos: | Automatic architecture modification of hardware modules for image processing | Autor: | Garcés Socarrás, Luis Manuel; Cabrera Sarmiento, Alejandro J.; Sánchez-Solano, Santiago CSIC ORCID ; Brox, Piedad CSIC ORCID ; Ieno Junior, Egidio; Cleber Pimenta, Tales | Palabras clave: | flujo de diseño basado en modelos Xilinx System Generator reconfiguración automática XIL XSGImgLib model-base deseing flow self-configuration |
Fecha de publicación: | dic-2016 | Editor: | Universidad de La Habana | Citación: | Ingeniería Electrónica, Automática y Comunicaciones 37(3): (2016) | Resumen: | [ES] El presente artículo describe el empleo del flujo de diseño basado en modelos para el desarrollo de bloques reconfigurables automáticamente para el procesado de imágenes sobre FPGA. Para ello se han concebido arquitecturas hardware que aprovechan características específicas de algunos algoritmos de procesado y que pueden ser modificadas a través de un novedoso procedimiento software. Este aspecto, unido a las restantes opciones de parametrización de los diferentes módulos, permite liberar al diseñador de los detalles específicos de las implementaciones hardware así como adaptar el consumo de recursos del FPGA a las necesidades de la aplicación. El proceso de reconfiguración automática se ilustra con el bloque de convolución genérico realizando comparaciones entre implementaciones de diferentes arquitecturas sobre un FPGA Spartan-6 LX45. [EN] This paper describes the use of model-based design flow in the development of self-configurable image processing blocks over FPGAs. For this, some generic hardware architectures has been created and modified using a novel software proceeding using the specific characteristics of the different processing algorithms. This aspect, in addition to others configuration options of the blocks, allows the adjustment the FPGA resources consumption for a specific application. Also the automatic reconfiguration process is analyzed for a generic convolution block making some architectural comparisons over a Spartan-6 LX45 FPGA. |
Versión del editor: | http://scielo.sld.cu/scielo.php?script=sci_arttext&pid=S1815-59282016000300003 | URI: | http://hdl.handle.net/10261/195182 | E-ISSN: | 1815-592 |
Aparece en las colecciones: | (IMSE-CNM) Artículos |
Ficheros en este ítem:
Fichero | Descripción | Tamaño | Formato | |
---|---|---|---|---|
modificacion_Garces_RIELAC_2016.pdf | 291,5 kB | Adobe PDF | Visualizar/Abrir |
CORE Recommender
Page view(s)
104
checked on 28-mar-2024
Download(s)
39
checked on 28-mar-2024
Google ScholarTM
Check
Este item está licenciado bajo una Licencia Creative Commons