Por favor, use este identificador para citar o enlazar a este item: http://hdl.handle.net/10261/113118
COMPARTIR / EXPORTAR:
logo share SHARE BASE
Visualizar otros formatos: MARC | Dublin Core | RDF | ORE | MODS | METS | DIDL | DATACITE

Invitar a revisión por pares abierta
Título

sdmfenix1

AutorAsghar, Sohail CSIC ORCID; Río, Rocío del CSIC ORCID; Rosa, José M. de la CSIC ORCID
Palabras clavesigma-delta
ADC
Fecha de publicación2011
EditorCSIC - Instituto de Microelectrónica de Sevilla (IMS-CNM)
Citaciónsdmfenix1 [Integrated Circuit], 2011
ResumenLas características multi-modo de los nuevos sistemas de telecomunicación junto con la integración en tecnologías y ambientes hostiles para los circuitos analógicos y de radio-frecuencia, crean múltiples retos pasa su integración en SoCs. Este proyecto afronta estos retos mediante el desarrollo de una plataforma de diseño para sistemas de comunicaciones reconfigurables de cuarta generación. Esta plataforma está formada por una serie de componentes, descritos con diferentes niveles de abstracción, y la forma de componerlos, además de los procedimientos para realizar transiciones entre distintas instancias de la plataforma. Como parte del proceso de generación y validación de la plataforma, se diseñan y fabrican varios subsistemas reconfigurables, tanto de señal mixta como de radio-frecuencia.
DescripciónDesarrollo de una plataforma de diseño de sistemas adaptables para sistemas de telecomunicaciones de cuarta generación
Versión del editorhttp://www.imse-cnm.csic.es/es/chips.php?idchip_chi=65
URIhttp://hdl.handle.net/10261/113118
Aparece en las colecciones: (IMSE-CNM) Catálogo de Circuitos Integrados

Ficheros en este ítem:
Fichero Descripción Tamaño Formato
sdmfenix1.jpg40,98 kBJPEGVista previa
Visualizar/Abrir
Mostrar el registro completo

CORE Recommender

Page view(s)

277
checked on 24-abr-2024

Download(s)

10
checked on 24-abr-2024

Google ScholarTM

Check


Este item está licenciado bajo una Licencia Creative Commons Creative Commons