English   español  
Please use this identifier to cite or link to this item: http://hdl.handle.net/10261/113031
logo share SHARE   Add this article to your Mendeley library MendeleyBASE
Visualizar otros formatos: MARC | Dublin Core | RDF | ORE | MODS | METS | DIDL
Exportar a otros formatos:



AuthorsBecerra-Alvarez, Edwin C.; Rosa, José M. de la
Issue Date2009
PublisherCSIC - Instituto de Microelectrónica de Sevilla (IMS-CNM)
Citationlnamfcstd [Integrated Circuit], 2009
Abstract[EN]: AD4G project is a subproject of a coordinated project named ARAMIS. The project aimed at contributing to the efficient design of adaptive analog, mixed-signal and Radio Frequency (RF) CMOS integrated circuits for multi-standard wireless transceivers. In particular, the project addressed the design of both RF front-ends and analog and mixed-signal back-end subsystems as well as their supporting design methodologies. The main activities carried out in the project were the following: Development of a systematic design methodology to allow the optimization of multi-standard transceivers in terms of system planning, block partitioning, adaptability, and minimization of the silicon area and power dissipation; Design of innovative RF front-ends capable of efficiently adapting to the different standards included in 4G systems as well as the different signal conditioning; Design of adaptive Analog/Digital interfaces, reconfigured at both architecture- and circuit- level, in order to allow the baseband processor to adapt its performance to the different standard specifications with optimized power consumption
[ES]: El proyecto es un subproyecto del proyecto coordinado ARAMIS, que tenía como objetivo fundamental el diseño sistemático de circuitos integrados CMOS adaptativos analógicos, de señal mixta y de Radio Frecuencia (RF) para sistemas de comunicación inalámbricos multi-estándar con aplicación en la cuarta generación (4G) de telefonía móvil. El proyecto incluyó tanto actividades metodológicas como de diseño de circuitos integrados, agrupadas en las siguientes tres líneas de trabajo: Desarrollo de metodologías de diseño para la optimización de transceptores inalámbricos con aplicación en sistemas de comunicación multi-estándar; Diseño de entrefases Analógico-Digitales (A/D) adaptativas y reconfigurables para sistemas de comunicación 4G; Diseño de cabeceras RF innovadoras, capaces de adaptar de forma eficiente sus prestaciones a las especificaciones requeridas por los estándares incluidos en 4G.
DescriptionCMOS reconfigurable/adaptative cascode LNA for beyond-3G wireless telecom with two-stage folded-cascode topology. Application to GSM/UMTS/BT/WLAN
Appears in Collections:(IMSE-CNM) Catálogo de Circuitos Integrados
Files in This Item:
File Description SizeFormat 
lnamfcstd.jpg27,21 kBJPEGThumbnail
Show full item record
Review this work

WARNING: Items in Digital.CSIC are protected by copyright, with all rights reserved, unless otherwise indicated.