photo_teresa.jpg picture
 
Firma en Digital.CSIC (*)
Serrano-Gotarredona, Teresa
 
Centro o Instituto
CSIC - Instituto de Microelectrónica de Sevilla (IMSE-CNM)
 
Especialización
Sistemas Neuromórficos
 
Email
terese@imse.cnm.es
 
 
Perfil en Google Scholar
 
WoS ResearcherID - Publons
 
Scopus AuthorID
 
Página web
 
Otros - ResearchGate
 

Resultados 1-20 de 72.

DerechosPreviewFecha Public.TítuloAutor(es)Tipo
1openAccess7-decade.pdf.jpg19987-decade tuning range CMOS OTA-C sinusoidal VCOSerrano-Gotarredona, Teresa CSIC ORCID ; Linares-Barranco, Bernabé CSIC ORCIDartículo
2closedAccessaccesoRestringido.pdf.jpg2012A 0.35 μm sub-ns wake-up time ON-OFF switchable LVDS driver-receiver chip I/O pad pair for rate-dependent power saving in AER bit-serial linksZamarreño-Ramos, Carlos CSIC; Serrano-Gotarredona, Teresa CSIC ORCID ; Linares-Barranco, Bernabé CSIC ORCIDartículo
3closedAccessaccesoRestringido.pdf.jpg2013A 1.5 ns OFF/ON switching-time voltage-mode lvds driver/receiver pair for asynchronous AER bit-serial chip grid links with up to 40 times event-rate dependent power savingsZamarreño-Ramos, Carlos CSIC; Kulkarni, R.; Silva-Martinez, J.; Serrano-Gotarredona, Teresa CSIC ORCID ; Linares-Barranco, Bernabé CSIC ORCIDartículo
4closedAccessaccesoRestringido.pdf.jpg2013A 128, x 128 1.5% contrast sensitivity 0.9% FPN 3 µs latency 4 mW asynchronous frame-free dynamic vision sensor using transimpedance preamplifiersSerrano-Gotarredona, Teresa CSIC ORCID ; Linares-Barranco, Bernabé CSIC ORCIDartículo
5openAccess3 6us.pdf.jpgjun-2011A 3.6 μ s latency asynchronous frame-free event-driven dynamic-vision-sensorLeñero-Bardallo, J. A. CSIC ORCID; Serrano-Gotarredona, Teresa CSIC ORCID ; Linares-Barranco, Bernabé CSIC ORCIDartículo
6openAccess32x32_pixel.pdf.jpgnov-2010A 32, x, 32 pixel convolution processor chip for address event vision sensors with 155 ns event latency and 20 meps throughputCamuñas-Mesa, Luis A. CSIC ORCID; Acosta, Antonio J. CSIC ORCID; Zamarreño-Ramos, Carlos CSIC; Serrano-Gotarredona, Teresa CSIC ORCID ; Linares-Barranco, Bernabé CSIC ORCIDartículo
7openAccessacmolstdp.pdf.jpg2022A CMOL-Like Memristor-CMOS Neuromorphic Chip-Core Demonstrating Stochastic Binary STDPCamuñas-Mesa, Luis A. CSIC ORCID; Vianello, Elisa; Reita, Carlo; Serrano-Gotarredona, Teresa CSIC ORCID ; Linares-Barranco, Bernabé CSIC ORCIDartículo
8openAccessacmosplasti.pdf.jpg2022A CMOS-memristor hybrid system for implementing stochastic binary spike timing-dependent plasticityAhmadi-Farsani, Javad CSIC ORCID; Ricci, Saverio; Hashemkhani, Shahin; Ielmini, Daniele; Linares-Barranco, Bernabé CSIC ORCID; Serrano-Gotarredona, Teresa CSIC ORCID artículo
9openAccessfnins-12-00063.pdf.jpg2018A Configurable Event-Driven Convolutional Node with Rate Saturation Mechanism for Modular ConvNet Systems ImplementationCamuñas-Mesa, Luis A. CSIC ORCID; Domínguez-Cordero, Yaisel L. CSIC; Linares-Barranco, Alejandro CSIC ORCID CVN; Serrano-Gotarredona, Teresa CSIC ORCID ; Linares-Barranco, Bernabé CSIC ORCIDartículo
10openAccessa_five_decade.pdf.jpgoct-2010A five-decade dynamic-range ambient-light-independent calibrated signed-spatial-contrast AER retina with 0.1-ms latency and optional time-to-first-spike modeLeñero-Bardallo, J. A. CSIC ORCID; Serrano-Gotarredona, Teresa CSIC ORCID ; Linares-Barranco, Bernabé CSIC ORCIDartículo
11openAccessA general translinear.pdf.jpg1999A general translinear principle for subthreshold MOS transistorsSerrano-Gotarredona, Teresa CSIC ORCID ; Linares-Barranco, Bernabé CSIC ORCID; Andreou, A. G.artículo
12openAccessA high-precision.pdf.jpg1998A high-precision current-mode WTA-MAX circuit with multichip capabilitySerrano-Gotarredona, Teresa CSIC ORCID ; Linares-Barranco, Bernabé CSIC ORCIDartículo
13closedAccessaccesoRestringido.pdf.jpg2006A low-power current mode fuzzy-ART cellSerrano-Gotarredona, Teresa CSIC ORCID ; Linares-Barranco, Bernabé CSIC ORCIDartículo
14closedAccessaccesoRestringido.pdf.jpg2012A memristive nanoparticle/organic hybrid synapstor for neuroinspired computingSerrano-Gotarredona, Teresa CSIC ORCID ; Linares-Barranco, Bernabé CSIC ORCID; Vuillaume, Dominiqueartículo
15openAccessART 1.pdf.jpgago-1996A modified ART 1 algorithm more suitable for VLSI implementationsSerrano-Gotarredona, Teresa CSIC ORCID ; Linares-Barranco, Bernabé CSIC ORCIDartículo
16closedAccessaccesoRestringido.pdf.jpg2000A new five-parameter MOS transistor mismatch modelSerrano-Gotarredona, Teresa CSIC ORCID ; Linares-Barranco, Bernabé CSIC ORCIDartículo
17openAccessA precise 90.pdf.jpg2004A precise 90º quadrature OTA-C oscillator tunable in the 50-130-MHz rangeLinares-Barranco, Bernabé CSIC ORCID; Serrano-Gotarredona, Teresa CSIC ORCID ; Ramos-Martos, J. CSIC; Ceballos-Cáceres, J. CSIC ORCID; Linares-Barranco, Alejandro CSIC ORCID CVNartículo
18openAccessA programmable VLSI.pdf.jpg2000A programmable VLSI filter architecture for application in real-time vision processing systemsSerrano-Gotarredona, Teresa CSIC ORCID ; Andreou, A. G.; Linares-Barranco, Bernabé CSIC ORCIDartículo
19closedAccessaccesoRestringido.pdf.jpg2013A proposal for hybrid memristor-CMOS spiking neuromorphic learning systemsSerrano-Gotarredona, Teresa CSIC ORCID ; Prodromakis, T.; Linares-Barranco, Bernabé CSIC ORCIDartículo
20openAccessA Real-Time.pdf.jpgjun-1996A real-time clustering microchip neural engineSerrano-Gotarredona, Teresa CSIC ORCID ; Linares-Barranco, Bernabé CSIC ORCIDartículo