English   español  
Por favor, use este identificador para citar o enlazar a este item: http://hdl.handle.net/10261/154453
Compartir / Impacto:
Estadísticas
Add this article to your Mendeley library MendeleyBASE
Citado 0 veces en Web of Knowledge®  |  Ver citas en Google académico
Visualizar otros formatos: MARC | Dublin Core | RDF | ORE | MODS | METS | DIDL
Exportar otros formatos: Exportar EndNote (RIS)Exportar EndNote (RIS)Exportar EndNote (RIS)
Título

Model-based implementation of self-configurable intellectual property modules for image histogram calculation in FPGAs

Otros títulosImplementación de módulos de propiedad intelectual modificables para el cálculo de histogramas en FPGA sobre un flujo de diseño basado en modelos
Autor Garcés Socarrás, Luis Manuel; Romero, D.A.; Cabrera, A.J.; Sánchez-Solano, Santiago ; Brox, Piedad
Palabras clave Digital image processing
Histogram calculation
FPGA
Xilinx system generator
MATLAB®/Simulink®
Self-configuration
Fecha de publicación 2017
Citación Ingeniería e Investigación, 37(2): 74-81 (2017)
Resumen[EN] This work presents the development of self-modifiable Intellectual Property (IP) modules for histogram calculation using the modelbased design technique provided by Xilinx System Generator. In this work, an analysis and a comparison among histogram calculation architectures are presented, selecting the best solution for the design flow used. Also, the paper emphasizes the use of generic architectures capable of been adjustable by a self-configurable procedure to ensure a processing flow adequate to the application requirements. In addition, the implementation of a configurable IP module for histogram calculation using a model-based design flow is described and some implementation results are shown over a Xilinx FPGA Spartan-6 LX45.
[ES] Este artículo presenta el desarrollo de módulos de propiedad intelectual modificables automáticamente para el cálculo de histogramas empleando el flujo de diseño basado en modelos provisto por Xilinx System Generator. En este artículo se realiza un análisis y comparación entre las arquitecturas para el cálculo de histogramas, seleccionando la mejor solución para el flujo de diseño empleado. También se hace énfasis en el uso de arquitecturas genéricas capaces de ajustarse a las necesidades del flujo de datos de la aplicación mediante un procedimiento de configuración automática. Además, se describe la implementación de un módulo de propiedad intelectual configurable para el cálculo de histogramas sobre el flujo de diseño basado en modelos, del cual se muestran algunos detalles de implementación para diferentes opciones de configuración sobre un FPGA Spartan-6 LX45 de Xilinx
Versión del editorhttp://dx.doi.org/10.15446/ing.investig.v37n2.62328
URI http://hdl.handle.net/10261/154453
DOI10.15446/ing.investig.v37n2.62328
Aparece en las colecciones: (IMS-CNM) Artículos
Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
62328-344402-1-PB.pdf833,7 kBAdobe PDFVista previa
Visualizar/Abrir
Mostrar el registro completo
 



NOTA: Los ítems de Digital.CSIC están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.