English   español  

Navegación por Autor Castro, Javier

Ir a: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
O introducir las primeras letras:  
Mostrando resultados 1 a 15 de 15
DerechosPreviewFecha Public.TítuloAutor(es)Tipo
closedAccessaccesoRestringido.pdf.jpg2014A Methodology for optimized design of secure differential logic gates for DPA resistant circuitsTena, E. ; Castro, Javier; Acosta, Antonio José Artículo
closedAccessaccesoRestringido.pdf.jpg2010An improved differential pull-down network logic configuration for DPA resistant circuitsCastro, Javier; Parra, P. ; Acosta, Antonio José Comunicación de congreso
openAccessASIC.pdf.jpg2012ASIC-in-the-loop methodology for verification of piecewise affine controllersMartínez-Rodríguez, Macarena Cristina; Brox, Piedad ; Castro, Javier; Tena, E. ; Acosta, Antonio José ; Baturone, I. Comunicación de congreso
closedAccessaccesoRestringido.pdf.jpgmay-2011Desarrollo y aplicaciones de técnicas de control de corriente de alimentación en circuitos integrados digitales CMOSCastro, JavierTesis
openAccessES2458215_A1.pdf.jpg30-abr-2014Dispositivo para generar funciones multivariables afines a tramos con computación on-line del árbol de búsquedaAcosta, Antonio José ; Baturone, I. ; Castro, Javier; Jiménez Fernández, Carlos Jesús ; Brox, Piedad ; Martínez-Rodríguez, Macarena CristinaSolicitud de patente
openAccessES2458215_B1.pdf.jpg30-abr-2014Dispositivo para generar funciones multivariables afines a tramos con computación on-line del árbol de búsquedaAcosta, Antonio José ; Baturone, I. ; Castro, Javier; Jiménez Fernández, Carlos Jesús ; Brox, Piedad ; Martínez-Rodríguez, Macarena CristinaPatente
openAccessEffects of buffer.pdf.jpg2007Effects of buffer insertion on the average/peak power ratio in CMOS VLSI digital circuitsAcosta, Antonio José ; Mora-Gutiérrez, J. M. ; Castro, Javier; Parra, P. Artículo
openAccess2008Geometry optimization in basic CMOS cells for improved power, leakage, and noise performancesCastro, Javier; Acosta, Antonio José ; Vesterbacka, M.Comunicación de congreso
openAccessDSD_2014.pdf.jpg2014Low-Power Differential Logic Gates for DPA Resistant CircuitsTena-Sánchez, Erica; Castro, Javier; Acosta, Antonio José Comunicación de congreso
openAccessWO2013182717A1.pdf.jpg12-dic-2013Method for generating piecewise-affine multivariable functions with on-line computation of the search tree and device for implementing sameAcosta, Antonio José ; Baturone, I. ; Castro, Javier; Jiménez Fernández, Carlos Jesús ; Brox, Piedad ; Martínez-Rodríguez, Macarena CristinaPatente
closedAccessaccesoRestringido.pdf.jpg2010Optimization of clock-gating structures for low-leakage high-performance applicationsCastro, Javier; Parra, P. ; Acosta, Antonio José Comunicación de congreso
openAccesspwax.jpg.jpg2012pwaxAcosta, Antonio José ; Brox, Piedad ; Castro, Javier; Martínez-Rodríguez, Macarena CristinaCircuito Integrado
openAccessSRAM physical.pdf.jpg2012Reducing bit flipping problems in SRAM physical unclonable functions for chip identificationEiroa, S. ; Castro, Javier; Martínez-Rodríguez, Macarena Cristina; Tena, E. ; Brox, Piedad ; Baturone, I. Comunicación de congreso
closedAccessaccesoRestringido.pdf.jpg2010Switching noise optimization in the wake-up phase of leakage-aware power gating structuresCastro, Javier; Parra, P. ; Acosta, Antonio José Comunicación de congreso
openAccesstrivium.jpg.jpg2010triviumAcosta, Antonio José ; Castro, JavierCircuito Integrado